設(shè)計pcb電路板的10個簡單步驟
步驟6:放置組件
目前主流的pcb設(shè)計軟件提供了很大的靈活性,并允許您快速將元件放置在電路板上。 您可以自動排列組件,多層pcb設(shè)計,也可以手動放置它們。 您還可以一起使用這些選項,從而可以利用自動放置的速度,并---按照---的組件放置準(zhǔn)則對電路板進(jìn)行布局。
步驟7:插入鉆孔
在布線之前,zui好先放置鉆孔安裝和過孔。 如果您的設(shè)計很復(fù)雜,則可能需要在走線布線過程中至少修改一些通孔位置。 可以通過“屬性”對話框輕松完成此操作,如下所示。
您在此處的偏好應(yīng)遵循pcb制造商的制造設(shè)計dfm規(guī)范。 如果您已經(jīng)將pcb dfm要求定義為設(shè)計規(guī)則請參見步驟5,則當(dāng)您在布局中放置過孔,鉆孔,焊盤和走線時,pcb設(shè)計軟件將自動檢查這些規(guī)則。
高速pcb設(shè)計常見阻抗匹配的方式
串聯(lián)終端匹配
在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個電阻r,6層pcb設(shè)計,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,pcb設(shè)計布局,抑制從負(fù)載端反射回來的信號發(fā)生再次反射。
匹配電阻選擇原則:匹配電阻值與驅(qū)動器的輸出阻抗之和等于傳輸線的特征阻抗。常見的cmos和ttl驅(qū)動器,其輸出阻抗會隨信號的電平大小變化而變化。因此,對ttl或cmos電路來說,不可能有十分正確的匹配電阻,只能折---慮。鏈狀拓?fù)浣Y(jié)構(gòu)的信號網(wǎng)路不適合使用串聯(lián)終端匹配,所有的負(fù)載必須接到傳輸線的末端。
串聯(lián)匹配是常用的終端匹配方法。它的優(yōu)點(diǎn)是功耗小,不會給驅(qū)動器帶來額外的直流負(fù)載,也不會在信號和地之間引入額外的阻抗,而且只需要一個電阻元件。
常見應(yīng)用:一般的cmos、ttl電路的阻抗匹配。usb信號也采樣這種方法做阻抗匹配。
高速pcb設(shè)計特征阻抗
信號沿傳輸線傳播過程當(dāng)中,如果傳輸線上各處具有一致的信號傳播速度,并且單位長度上的電容也一樣,那么信號在傳播過程中總是看到完全一致的瞬間阻抗。由于在整個傳輸線上阻抗維持恒定不變,我們給出一個特定的名稱,來表示特定的傳輸線的這種特征或者是特性,稱之為該傳輸線的特征阻抗。特征阻抗是指信號沿傳輸線傳播時,信號看到的瞬間阻抗的值。特征阻抗與pcb導(dǎo)線所在的板層、pcb所用的材質(zhì)介電常數(shù)、走線寬度、導(dǎo)線與平面的距離等因素有關(guān),武漢pcb設(shè)計,與走線長度無關(guān)。特征阻抗可以使用軟件計算。高速pcb布線中,一般把數(shù)字信號的走線阻抗設(shè)計為50歐姆,這是個大約的數(shù)字。一般規(guī)定同軸電纜基帶50歐姆,頻帶75歐姆,對絞線差分為100歐姆。